目錄
序言
第一篇 數位邏輯基礎概念之介紹
第一章 組合邏輯的認識
第二章 CPLD 電路設計與軟體模擬──使用MAX+PLUS II 軟體
第三章 CPLD 電路設計與硬體模擬──使用數位邏輯設計丙級認證燒錄實習板
第二篇 CPLD 組合邏輯電路設計與實作
第四章 半加減法器電路設計與實作
第五章 具有致能控制的 2 to 4 解碼器電路設計與實作
第六章 具有優先權的4 to 2 編碼器電路設計與實作
第七章 4 to 1 多工器電路設計與實作
第八章 1 to 4 解多工器電路設計與實作
第三篇 CPLD 序向邏輯電路設計與實作
第九章 CPLD 電子骰子應用電路設計
第十章 二位數計數器序向邏輯電路設計與實作
第十一章 紅綠燈控制序向邏輯電路設計與實作
第四篇 數位電子時鐘電路設計與實作
第十二章 數位電子時鐘電路板介紹與焊接
第十三章 數位電子時鐘硬體電路設計與實作
附錄 A CPLD 燒錄介面--LPT1 驅動程式的設定
附錄 B 數位邏輯設計丙級術科參考資料─摘要
附錄 C 數位邏輯設計丙級認證學科解答
附錄 D 數位邏輯設計丙級認證學科試題解析
參考書目
序言
第一篇 數位邏輯基礎概念之介紹
第一章 組合邏輯的認識
第二章 CPLD 電路設計與軟體模擬──使用MAX+PLUS II 軟體
第三章 CPLD 電路設計與硬體模擬──使用數位邏輯設計丙級認證燒錄實習板
第二篇 CPLD 組合邏輯電路設計與實作
第四章 半加減法器電路設計與實作
第五章 具有致能控制的 2 to 4 解碼器電路設計與實作
第六章 具有優先權的4 to 2 編碼器電路設計與實作
第七章 4 to 1 多工器電路設計與實作
第八章 1 to 4 解多工器電路設計與實作
第三篇 CPLD 序向邏輯電路設計與實作
第九章 CPLD 電子骰子應用電路設計...
購物須知
退換貨說明:
會員均享有10天的商品猶豫期(含例假日)。若您欲辦理退換貨,請於取得該商品10日內寄回。
辦理退換貨時,請保持商品全新狀態與完整包裝(商品本身、贈品、贈票、附件、內外包裝、保證書、隨貨文件等)一併寄回。若退回商品無法回復原狀者,可能影響退換貨權利之行使或須負擔部分費用。
訂購本商品前請務必詳閱退換貨原則。