本書以Altera公司的MAXII系列EPMt270T144C5N為藍本闡述了基 於CPLD/FPGA的數位系統設計方法,重點放在工程實踐能力和Verilog HDL硬體描述語言的程式設計開發能力方面。本書按照基於工作過程的以“項 目”為載體的教學模式的思路進行編寫,“項目”的選取以直觀、生動、有 趣、實用為原則,並遵循由易到難、由簡舉到綜合的學習規律。全書共3 章,第1章主要介紹CPLD/FPGA專案開發入門,包括CPLD/FPGA開發 系統概述、Quartus II開發環境的使用、Verilog HDL硬體描述浯言程式設計基 礎;第2章以13個單元專案為載體來介紹組合邏輯電路i殳計、時序邏輯電 路設計和數位系統設計(如鍵盤、數碼管、液晶、點陣屏、音樂等週邊接 口的驅動);第3章以電子時鐘、交通信號燈控制、串列通信、數位式競賽 搶答器4個綜合項目為載體,介紹用Verilog HDL硬體描述語言進行綜合 專案開發的一般步驟,使讀者在實踐十鍛煉程式設計、調試和創新能力,形成 良好的程式設計風格。附錄中給出了數位系統設計中的常見問題解析。 本書可作為高職高專電子工程、電腦、微電子、自動控制等相關專 業電子設計自動化(Electronic Design Automation,EDA)課程的教材,也 可作為EDA初學者或工程技術人員的參考資料。
商品資料
出版社:機械工業出版社出版日期:2010-09-01ISBN/ISSN:9787111313656 語言:簡體中文For input string: ""
裝訂方式:平裝頁數:218頁
購物須知
退換貨說明:
會員均享有10天的商品猶豫期(含例假日)。若您欲辦理退換貨,請於取得該商品10日內寄回。
辦理退換貨時,請保持商品全新狀態與完整包裝(商品本身、贈品、贈票、附件、內外包裝、保證書、隨貨文件等)一併寄回。若退回商品無法回復原狀者,可能影響退換貨權利之行使或須負擔部分費用。
訂購本商品前請務必詳閱退換貨原則。