目錄
第1章數目系統與數碼11.1數目基底與補數11.1.1數目的基底1.1.2*數目基底的轉換1.1.3補數的取法61.1.4補數的簡單應用-減法81.2未帶號數目系統1.2.1二進制數目系統101.2.2八進制數目系統141.2.3十六進制數目系統191.2.4二進制算術運算251.3帶號數表示法1.3.1正數表示法281.3.2負數的表示法281.3.3帶號數表示範圍311.4帶號數算術運算1.4.1帶號大小表示法321.4.21補數表示法361.4.32補數表示法391.5文數字碼與數碼1.5.1文數字碼421.5.2十進制碼441.5.3格雷碼471.6錯誤偵測與更正碼1.6.1錯誤偵測碼521.6.2錯誤更正碼541.7參考資料571.8習題5第2章交換代數612.1布林代數62.1.1布林代數的公理612.1.2布林代數基本定理642.1.3*布林代數系統702.2交換代數2.2.1基本定義742.2.2交換函數762.2.3邏輯運算子802.2.4函數完全運算集合842.3交換函數標準式2.3.1最小項與最大項862.3.2標準(表示)式902.3.3標準式的互換952.3.4交換函數性質992.4交換函數與邏輯電路2.4.1基本邏輯閘1012.4.2邏輯閘的基本應用1032.4.3交換函數的執行1052.5VerilogHDL介紹2.5.1HDL基本概念1082.5.2程式模組基本結構1092.5.3基本邏輯閘電路1112.5.4模擬與測試1142.6參考資料2.7習題第3章數位積體電路1253.1邏輯閘相關參數3.1.1電壓轉換特性1263.1.2雜音邊界1293.1.3扇入與扇出1303.2TTL邏輯閘族系13.2.1二極體與電晶體1333.2.2標準TTLNOT閘1393.2.3TTL基本邏輯閘1413.2.4基本蕭特基系列1433.2.5改良型簫特基系列1463.2.6TTL族系輸出級電路1503.3CMOS邏輯閘族系1583.3.1基本原理1583.3.2CMOS基本邏輯閘1653.3.3CMOS邏輯閘系列1703.3.4CMOS族系輸出級電路1753.3.5*開關邏輯電路限制173.4界面問題13.4.1基本觀念1833.4.2開路集(吸)極輸出級電路183.4.3三態緩衝閘類型與應用1883.4.4TTL與CMOS界接1893.4.5推動LED元件1923.4.6LV-CMOS邏輯電路與界面1943.5*ECL邏輯族13.5.1*射極耦合邏輯閘電路ammingbypresentingthe3.5.2*10K系列邏輯閘1993.5.3*100K系列邏輯閘2003.6VerilogHDL3.6.1開關邏輯元件2033.6.2三態邏輯閘2043.6.3線接邏輯2053.7參考資料3.8習題第4章交換函數化簡2154.1基本概念4.1.1簡化準則2164.1.2代數運算化簡法2174.2卡諾圖化簡法4.2.1卡諾圖2214.2.2卡諾圖化簡程序2274.2.3最簡交換函數與最簡式2314.2.4最簡POS表式2374.2.5未完全指定交換函數2384.2.6五個變數卡諾圖2404.2.7變數引入圖法2424.3列表法24.3.1列表法的質隱項求取程序2524.3.2質隱項與最簡式2554.3.3最簡式求取方法2594.4多輸出交換函數的化簡24.4.1基本概念2674.4.2多輸出交換函數的化簡2694.5參考資料4.6習題第5章邏輯閘層次電路設計2855.1組合邏輯電路設計與分析5.1.1組合邏輯電路設計2865.1.2組合邏輯電路分析2925.1.3組合邏輯電路的執行2945.2邏輯閘層次組合邏輯電路5.2.1兩層邏輯閘電路2965.2.2多層邏輯閘電路3025.2.3*核心項多層邏輯閘電路分解3075.3組合邏輯電路時序分析5.3.1邏輯突波3145.3.2函數突波3165.3.3無邏輯突波邏輯電路設計3195.4*邏輯突波的偵測35.4.1*靜態邏輯突波的偵測3235.4.2*動態邏輯突波的偵測3305.5VerilogHDL5.5.1邏輯閘傳播延遲3385.5.2資料流程層次3395.5.3行為層次3435.5.4測試標竿程式3475.6參考資料5.7習題第6章組合邏輯電路模組設計3616.1解碼器36.1.1解碼器電路設計3616.1.2解碼器的擴充3666.1.3執行交換函數ammingbypresentingthe6.2編碼器366.2.1編碼器(優先權編碼器)電路設計3696.2.2編碼器的擴充3746.3多工器6.3.1多工器電路設計3756.3.2多工器的擴充3826.3.3執行交換函數3846.4解多工器6.4.1解多工器電路設計3936.4.2解多工器的擴充3986.4.3執行交換函數4006.5比較器6.5.1大小比較器電路設計4016.5.2比較器的擴充4046.6算術運算電路設計6.6.1二進制加/減法運算電路4066.6.2BCD加/減法運算電路4146.6.3二進制乘法運算電路4206.6.4二進制除法運算電路4256.6.5算術邏輯單元4306.7VerilogHDL6.7.1基本組合邏輯電路模組4326.7.2階層式設計概念4356.7.3函數與工作4376.8參考資料6.9習題第7章同步序向邏輯電路4457.1序向邏輯電路概論7.1.1基本電路模式4467.1.2序向邏輯電路表示方式4497.1.3記憶元件4537.1.4*Mealy機與Moore機4667.2同步序向邏輯電路設計與分析7.2.1同步序向邏輯電路設計4737.2.2由特性函數求激勵函數4827.2.3疊接網路設計4857.2.4狀態指定4937.2.5同步序向邏輯電路分析4987.3時序限制與相關問題7.3.1時脈週期限制5037.3.2介穩狀態與同步失敗5057.3.3時脈歪斜效應5117.4狀態化簡與狀態指定7.4.1完全指定狀態表化簡5127.4.2未完全指定狀態表化簡5197.5VerilogHDL7.5.1正反器5327.5.2同步序向邏輯電路5357.6參考資料7.7習題第8章計數器與暫存器5478.1計數器設計與分析8.1.1非同步(漣波)計數器設5488.1.2同步計數器設計5568.1.3計數器分析5668.1.4商用MSI計數器5728.2暫存器與移位暫存器8.2.1暫存器5798.2.2移位暫存器5818.2.3隨意存取記憶器(RAM)5838.3移位暫存器的應用8.3.1資料格式轉換5868.3.2序列產生器5898.3.3CRC產生器/檢查器6008.4時序產生電路8.4.1時脈產生器6048.4.2時序產生器6088.4.3數位單擊電路6118.5VerilogHDL8.5.1計數器電路6158.5.2移位暫存器與應用6178.6參考資料8.7習題第9章非同步序向邏輯電路6299.1非同步序向邏輯電路設計與分析9.1.1電路基本模式6299.1.2基本模式電路設計6329.1.3脈波模式電路設計6449.1.4非同步序向邏輯電路分析6489.2元件延遲效應與狀態指定9.2.1邏輯突波6559.2.2競賽與循環6569.2.3狀態指定6609.2.4基本突波6699.3參考資料9.4習題第10章數位系統設計---使用ASM圖/RTL68310.1數位系統設計策略10.1.1結構化數位系統設計68410.1.2設計方法68610.2ASM圖6810.2.1ASM圖68710.2.2ASM圖與狀態圖的等效69110.2.3ASM圖的執行69310.3資料處理單元設計與執行10.3.1RTL定義69710.3.2暫存器資料轉移69910.3.3記憶器資料轉移70210.3.4算術與邏輯運算70310.3.5移位運算70510.4控制單元設計與執行10.4.1隨機邏輯控制單元70910.4.2微程式控制單元71810.5數位系統設計實例10.5.11位元數目計算電路ammingbypresentingthe10.5.2移位相加乘法器72610.5.3乘積累加電路73410.6VerilogHDL程式710.6.11位元數目計算電路74010.6.2移位相加乘法器74710.6.3乘積累加電路74910.7參考資料710.8習題7第11章數位系統執行---ASIC實現75911.1數位系統執行(ASIC實現)711.1.1數位系統(ASIC)執行方法76011.1.CAD設計工具77611.2可規劃邏輯元件(PLD)11.2.1ROM元件78011.2.2PLA元件78611.2.3PAL元件79011.3PLDASIC設計811.3.1ABEL程式結構80311.3.2PLD組合邏輯電路設計80511.3.3PLD序向邏輯電路設計81411.4CPLD與FPGA元件82211.4.1CPLD元件---XC9500XL系列82211.4.2FPGA元件---XC4000系列82711.4.3CPLD/FPGA應用實例83511.5參考資料11.6習題第12章測試與可測試電路設計84512.1基本觀念12.1.1故障模式84612.1.2故障偵測84812.1.3測試向量85012.1.4序向邏輯電路的測試困難性85212.2測試向量產生方法12.2.1故障表與故障矩陣法85412.2.2布林差分法85712.2.3路徑感應與D演算法85912.3可測試電路設計12.3.1Adhoc方法86512.3.2掃描路徑法86712.3.3內建自我測試(BIST)86912.3.4邊界掃描標準---IEEE1149.187512.4參考資料12.5習題xxxxxxi
第1章數目系統與數碼11.1數目基底與補數11.1.1數目的基底1.1.2*數目基底的轉換1.1.3補數的取法61.1.4補數的簡單應用-減法81.2未帶號數目系統1.2.1二進制數目系統101.2.2八進制數目系統141.2.3十六進制數目系統191.2.4二進制算術運算251.3帶號數表示法1.3.1正數表示法281.3.2負數的表示法281.3.3帶號數表示範圍311.4帶號數算術運算1.4.1帶號大小表示法321.4.21補數表示法361.4.32補數表示法391.5文數字碼與數碼1.5.1文數字碼421.5.2十進制碼441.5.3格雷碼471.6錯誤偵測與更正碼1.6.1錯誤偵測碼521.6.2錯誤更正碼541.7參考資料571.8習題5第2...
購物須知
退換貨說明:
會員均享有10天的商品猶豫期(含例假日)。若您欲辦理退換貨,請於取得該商品10日內寄回。
辦理退換貨時,請保持商品全新狀態與完整包裝(商品本身、贈品、贈票、附件、內外包裝、保證書、隨貨文件等)一併寄回。若退回商品無法回復原狀者,可能影響退換貨權利之行使或須負擔部分費用。
訂購本商品前請務必詳閱退換貨原則。